Mostrar registro simples

dc.creatorAntunes, Frederico Peixoto
dc.creatorPuntel, Fernando Emilio
dc.creatorCavalheiro, Gerson Geraldo H.
dc.creatorDu Bois, Andre Rauber
dc.date.accessioned2023-10-03T00:36:04Z
dc.date.available2023-10-03T00:36:04Z
dc.date.issued2022
dc.identifier.citationANTUNES, Frederico Peixoto. et al. Estudo de Instruções e Desempenho para Implementação de Memória Transacional em Hardware. In: CONGRESSO DE INICIAÇÃO CIENTÍFICA, 31., 2022, Pelotas. Anais... Pelotas, 2022.pt_BR
dc.identifier.urihttp://guaiaca.ufpel.edu.br/xmlui/handle/prefix/10198
dc.description.abstractO presente trabalho tem como objetivo identificar o potencial das instruções em hardware TSX (Transactional Synchronization Extension) para construção de uma biblioteca com suporte à HTM. Dentro dos objetivos, busca-se obter uma análise da diferença de desempenho entre uma implementação de HTM e uma implementação de STM amplamente aceita pela comunidade da área, a TinySTM. Os resultados obtidos permitirão aprofundar o conhecimento do grupo de pesquisa sobre o potencial do uso de Memória Transacional em hardware e oferecer novas possibilidades de investigações sobre o seu funcionamento.pt_BR
dc.languageporpt_BR
dc.publisherUFPelpt_BR
dc.rightsOpenAccesspt_BR
dc.subjectMemória transacionalpt_BR
dc.subjectHardware TSXpt_BR
dc.titleEstudo de Instruções e Desempenho para Implementação de Memória Transacional em Hardwarept_BR
dc.typeconferenceObjectpt_BR
dc.rights.licenseCC BY-NC-SApt_BR


Arquivos deste item

Thumbnail

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples